교수소개

교수

김교선
직책/직급
교수
주전공
디지털 시스템 설계, 저전력 설계, Computer-Aided Design, Network
담당과목
소프트웨어입문, 디지털논리설계, 데이터구조및알고리즘,
전화번호
032-835-8443
이메일
kkim@inu.ac.kr
홈페이지
http://sdtlab.incheon.ac.kr
학력

1998.09.30 University of Massachusetts, Amherst  (공학박사)

1988.02.26 연세대학교  (공학석사)

1986.02.21 연세대학교  (공학사)

경력

-

연구실적
<논문> 

타이밍 구동 FPGA 분석적 배치, 전자공학회논문지 , 제54권(집) , 제7호 , PP.21~28 , 2017.06.08

멀티플렉서 트리 합성이 통합된 FPGA 매핑, 전자공학회논문지 , 제53권(집) , 제4호 , PP.37~47 , 2016.04.29

FPGA를 위한 분석적 배치에서 사전 패킹, 조기 배치 고정 및 밀도 분석 다층화, 전자공학회논문지 , 제51권(집) , 제10호 , PP.96~106 , 2014.10.01

스마트 가전으로 진화된 저사양 생활가전, 전자공학회논문지 , 제50권(집) , 제9호 , PP.107~116 , 2013.09.01

Field Programmable Stateful Logic Array패브릭 매핑 및 배치, 전자공학회논문지 , 제49권(집) , 제12호 , PP.209~218 , 2012.12.27

K-FPGA 패브릭 구조의 평가 툴킷, 전자공학회논문지 - SD , 제49권(집) , 제4호 , PP.15~25 , 2012.04.30

Field Programmable Stateful Logic Array, Transactions on Computer Aided-Design , 제30권(집) , 제12호 , PP.1800~1813 , 2011.12.01

Reconfigurable Stateful NOR Gate for Large-ScaleLogic-Array Integrations, IEEE Transactions on Circuits and Systems II , 제58권(집) , 제7호 , PP.442~446 , 2011.07.01

산업용 임베디스 시스템 플랫폼 개발, 전자공학회논문지 , 제47-CI권(집) , 제5호 , PP.50~60 , 2010.09.01

소형 네트워크 임베디드 시스템에 TinyOS 이식 과정에서의 이슈 및 디버깅 기법, 전자공학회 논문지 , 제45CI권(집) , 제6호 , PP.697~708 , 2009.10.30

QCA 설계에서 디지털 논리 자동 추출, 전자공학회논문지-SD , 제46SD권(집) , 제1호 , PP.107~116 , 2009.01.30

CMOL FPGA 자동 레이아웃 설계, 전자공학회논문지 , 제44권(집) , 제11호 , PP.56~64 , 2007.11.30

The Robust QCA Adder Design Using Composable QCA Building Blocks, IEEE Transaction on Computer-Aided Design of Integrated Circuits and System , 제26권(집) , 제1호 , PP.176~183 , 2007.01.31

New Experimental Findings on Hot-Carrier-Induced degradation in lateral DMOS Transistors, Microelectronics reliability , 2006.12.31

강건 QCA설계 지침을 이용한 고속 가산기 설계, 전자공학회논문지 , 제43권(집) , 제4호 , PP.302~311 , 2006.12.31

Quantum-dot Cellular Automata Design Guideline, IEICETransactions on Fundamentals of Electronics Communications and Computer Sciences , 제E89-A권(집) , 제6호 , PP.1607~1614 , 2006.06.30

Micropreemption Synthesis:An Enabling Mechanism for Multitask VLSI Systems, IEEE Transaction on Computer-Aided Design of Integrated Circuits and Systems , 2006.01.31